万本电子书0元读

万本电子书0元读

顶部广告

CMOS模拟集成电路版图设计:基础、方法与验证电子书

本书依托版图设计工具Cadence Virtuoso 617和物理验证工具SIEMENS Calibre,从模拟集成电路版图的基本概念、方法手,包含多个典型模拟集成电路版图的设计实例,向读者介绍模拟集成电路版图设计的理论基础和实用设计方法,以供从事CMOS模拟集成电路版图设计的读者参考讨论之用。

售       价:¥

纸质售价:¥60.00购买纸书

22人正在读 | 0人评论 6.3

作       者:陈铖颖,范军,尹飞飞,王鑫

出  版  社:机械工业出版社

出版时间:1900-01-01

字       数:17.9万

所属分类: 经管/励志 > 管理 > 会计/金融投资

温馨提示:数字商品不支持退换货,不提供源文件,不支持导出打印

为你推荐

  • 读书简介
  • 目录
  • 累计评论(0条)
  • 读书简介
  • 目录
  • 累计评论(0条)
本书聚焦CMOS模拟集成电路版图设计领域,从版图的基本概念、设计方法和EDA工具手,循序渐地介绍了CMOS模拟集成电路版图规划、布局、设计到验证的全流程。详尽地介绍了目前主流使用的模拟集成电路版图设计和验证工具——Cadence Virtuoso 617与SIEMENS Calibre。同时展示了运算放大器、带隙基准源、低压差线性稳压器、模/数转换器等典型模拟集成电路版图的设计实例,并对LVS验证中的典型案例行了归纳和总结。本书内容由浅深,使读者深刻了解CMOS模拟集成电路版图设计和验证的规则、流程和基本方法,对于行CMOS模拟集成电路学习的本科生、研究生,以及这个领域的工程师,都会有一定的帮助。<br/>
目录展开

前言

第1章 先进集成电路器件

1.1 概述

1.2 平面全耗尽绝缘衬底上硅(FD-SOI)MOSFET

1.3 FinFET

1.4 基于gm/ID的设计方法

第2章 CMOS模拟集成电路版图基础

2.1 CMOS模拟集成电路设计流程

2.2 CMOS模拟集成电路版图定义

2.3 CMOS模拟集成电路版图设计流程

2.4 版图设计通用规则

2.5 版图布局

2.6 版图布线

2.7 CMOS模拟集成电路版图匹配设计

第3章 Cadence Virtuoso 617版图设计工具

3.1 Cadence Virtuoso 617界面介绍

3.2 Virtuoso基本操作

第4章 SIEMENS Calibre版图验证工具

4.1 SIEMENS Calibre版图验证工具简介

4.2 SIEMENS Calibre版图验证工具调用

4.3 SIEMENS Calibre DRC验证

4.4 SIEMENS Calibre nmLVS验证

4.5 SIEMENS Calibre寄生参数提取(PEX)

第5章 Calibre验证文件

5.1 Virtuoso Techfile

5.2 Virtuoso Layer Map

5.3 Virtuoso Symbol CDF

5.4 SVRF语言

5.5 DRC rule

5.6 LVS(PEX)规则

第6章 CMOS模拟集成电路版图设计与验证流程

6.1 设计环境准备

6.2 单级跨导放大器电路的建立和前仿真

6.3 跨导放大器版图设计

6.4 跨导放大器版图验证与参数提取

6.5 跨导放大器电路后仿真

6.6 输入输出单元环设计

6.7 主体电路版图与输入输出单元环的连接

6.8 导出GDSII文件

第7章 运算放大器的版图设计

7.1 运算放大器基础

7.2 运算放大器的基本特性和分类

7.3 单级折叠共源共栅运算放大器的版图设计

7.4 两级全差分密勒补偿运算放大器的版图设计

7.5 电容—电压转换电路版图设计

第8章 带隙基准源于低压差线性稳压器的版图设计

8.1 带隙基准源的版图设计

8.2 低压差线性稳压器的版图设计

第9章 模/数转换器的版图设计

9.1 性能参数

9.2 模/数转换器的结构及版图设计

第10章 Calibre LVS常见错误解析

10.1 LVS错误对话框(RVE对话框)

10.2 误连接

10.3 短路

10.4 断路

10.5 违反工艺原理

10.6 漏标

10.7 元件参数错误

参考文献

累计评论(0条) 0个书友正在讨论这本书 发表评论

发表评论

发表评论,分享你的想法吧!

买过这本书的人还买过

读了这本书的人还在读

回顶部