IP核(Intellectual Property core,知识产权核)是一段具有特定电路功能的硬件描述语言程序,可移植到不同的半导体工艺中生产集成电路芯片。IP核设计电子系统引用方便、修改容易。本书用轻松的语言和实例讲解方式,介绍了ASIC前端/FPGA设计的有关知识,包括ASIC、IP核系统设计选择;设计时重关注和系统架构设计的一般理念与关键思想,如Verilog语言的可综合性、时钟系统概念、设计流程等;用Verilog语言描述简单单元的设计;介绍数学运算与信号处理单元设计与结构优化。
售 价:¥
纸质售价:¥59.20购买纸书
温馨提示:数字商品不支持退换货,不提供源文件,不支持导出打印
为你推荐
内容简介
楔子
第1章 论基础,老和尚月下谈根本
第一回龙虎斗江湖纷争 数字逻辑的历史与设计流程
第二回两选难用核围城 IP核探秘
第三回实现语所见非真 Verilog语言与其可综合性
第四回依图说严格流程 语言描述硬件
第五回听指挥时钟析分 系统时钟与时延
第六回巧均衡熊并鱼蒸 结构设计中面积与速度的均衡
第七回定结构模式规整 逻辑设计的三种基本结构
第八回严测试片外编程 如何编写测试程序
第2章 定周边,大比丘海外平外围
第一回独家秘方孟婆汤 复位信号及其重建
第二回数据出入要稳定 输入输出数据的处理方法
第三回摸虎臀艺高胆大 芯片的时钟控制
第四回接口状态任纵横 接口时序的有限状态机表示
第3章 简单入手,代码风格从小养
第一回三把神沙显神功 编码器、译码器和计数器代码分析
第二回急速风云演好戏 组合逻辑的时序化
第三回顺序扫描找高个 顺序操作的数字实现
第四回状态还要代码现 有限状态机的实现方法
第4章 数学为王,高速运算显本领
第一回整数加法打头阵 无符号数加法器
第二回乘法是多次的加?无符号数乘法器的结构
第三回自古除法一根筋 无符号除法器设计
第四回并蒂花开一般齐 带符号整数的运算方法
第五回数值浮动夜黄昏 定点数与科学记数的四则运算方法
第六回浅尝辄止四方阵 矩阵计算简介
第七回露两手巧算函数 通用非线性函数的计算方法
第八回降魔障独孤九剑 计算非线性函数的CORDIC方法
第5章 聊信号处理,无非一堆运算
第一回翻译方能做串串 D触发器链型电路
第二回时频变换梁祝舞 快速傅里叶变换
第三回无尽响细节研判 无限冲激响应滤波器的实现
第四回有穷应变化多端 有限冲激响应滤波器的实现
第6章 说系统设计,莫过两者平衡
第一回齐声合唱嘀嗒嘀 电子表系统设计
第二回读写控制逍遥游 SDRAM控制器设计
第三回单元复用白菜价 多通道数字中频系统设计
第四回看客做菜好厨师 CDMA多径搜索在不同场合的实现
附录一 后山涧偶获残卷两页 说书场布道客官千人
附录二 唠设计约定几条死规矩 唱京戏留出两行离别泪
买过这本书的人还买过
读了这本书的人还在读
同类图书排行榜