万本电子书0元读

万本电子书0元读

顶部广告

Vivado/Tcl零基础入门与案例实战电子书

暂无

售       价:¥

纸质售价:¥43.40购买纸书

104人正在读 | 0人评论 6.2

作       者:高亚军

出  版  社:电子工业出版社

出版时间:2021-06-01

字       数:10.5万

所属分类: 科技 > 工业技术 > 航空/电子

温馨提示:数字商品不支持退换货,不提供源文件,不支持导出打印

为你推荐

  • 读书简介
  • 目录
  • 累计评论(0条)
  • 读书简介
  • 目录
  • 累计评论(0条)
本书既是一本有关Tcl语言编程的书籍,又是一本对在Vivado中应用Tcl的实践经验总结的书籍。全书分为两部分:部分为基础部分,以Tcl基础知识为主,包括第1~9章,重在理论;第二部分为应用部分,以Tcl在Vivado中的应用为主,包括第10~14章,重在实践。同时,本书给出了354个Tcl脚本的代码示例,结合49个表格、171张图片帮助读者深理解知识。无论Tcl初学者,还是已掌握Tcl精髓的工程师,只要想将Tcl得心应手地应用于Vivado设计与发,都会从本书中受益。本书可供电子工程领域内的本科高年级学生和研究生参考,也可供FPGA工程师和自学者参考。<br/>【作者】<br/>高亚军,电路与系统专业硕士,FPGA技术分享者,设计优化、时序收敛专家,Vivado工具使用专家,Xilinx资深战略应用工程师。多年来使用Xilinx FPGA实现数字信号处理算法,对Xilinx FPGA器件架构、发工具Vivado/Vitis HLS/System Generator有着深厚的理论基础和实战经验。主要著作:2011年出版图书《基于FPGA的数字信号处理》2012年发布网络视频课程:Vivado门与提高2015年出版图书《基于FPGA的数字信号处理(第2版)》2016年出版图书《Vivado从此始》2016年发布网络视频课程:跟Xilinx SAE学HLS2020年出版图书《Vivado从此始(阶篇)》自2018年创建FPGA技术分享公众号:TeacherGaoFPGAHub后,每周更新两篇原创文章,累计发表原创文章280余篇,获得大量粉丝的认可和赞誉。<br/>
目录展开

内容简介

作者简介

第1部分 基础部分

第1章 Tcl基础知识

1.1 什么是Tcl

1.2 Tcl脚本的构成

1.3 变量赋值

1.4 变量置换

1.5 命令置换

1.6 反斜线置换

1.7 深入理解Tcl中的置换

1.8 双引号与花括号

1.9 注释与续行

1.10 本章小结

第2章 表达式

2.1 表达式的构成要素

2.2 算术操作符

2.3 关系操作符

2.4 逻辑操作符

2.5 按位操作符

2.6 选择操作符

2.7 数学函数

2.8 字符串操作

2.9 本章小结

第3章 字符串

3.1 字符串的表示

3.2 字符串的类型

3.3 字符串的长度与索引

3.4 字符的获取

3.5 字符串的添加

3.6 字符的删除

3.7 字符的替换

3.8 字符串的比较

3.9 字符串的简单搜索

3.10 字符串的匹配

3.11 格式化输出

3.12 与字符串相关的其他命令

3.13 本章小结

第4章 列表

4.1 创建列表

4.2 列表长度与列表索引

4.3 获取列表元素

4.4 添加列表元素

4.5 删除列表元素

4.6 替换列表元素

4.7 搜索列表元素

4.8 对列表元素排序

4.9 字符串和列表之间的转换

4.10 in和ni操作符

4.11 foreach命令

4.12 本章小结

第5章 数组

5.1 创建数组

5.2 获取数组中的元素

5.3 删除数组中的元素

5.4 数组与列表之间的转换

5.5 二维数组

5.6 本章小结

第6章 流程控制

6.1 if命令

6.2 switch命令

6.3 while命令

6.4 for命令

6.5 source命令

6.6 本章小结

第7章 过程

7.1 过程的构成

7.2 过程的参数名列表

7.3 过程的返回值

7.4 局部变量与全局变量

7.5 模拟引用

7.6 数组用作参数或返回值

7.7 upvar命令

7.8 本章小结

第8章 命名空间

8.1 创建命名空间

8.2 创建命名空间变量

8.3 命名空间变量的作用域

8.4 访问命名空间变量

8.5 从命名空间导入和导出命令

8.6 创建集合命令

8.7 本章小结

第9章 访问文件

9.1 操纵文件名和目录名

9.2 当前工作目录和目录内容

9.3 处理磁盘上的文件

9.4 获取文件信息

9.5 读文件

9.6 写文件

9.7 处理CSV文件

9.8 本章小结

第2部分 应用部分

第10章 Vivado设计流程管理

10.1 Vivado对Tcl的支持

10.2 理解Vivado的设计流程

10.3 理解Vivado的两种工作模式

10.4 Project模式

10.5 Non-Project模式

10.6 扫描策略

10.7 本章小结

第11章 Vivado设计资源管理

11.1 管理资源要素

11.2 管理HDL代码文件

11.3 管理约束文件

11.4 管理IP文件

11.5 本章小结

第12章 Vivado设计分析

12.1 FPGA芯片架构中的对象

12.2 网表中的对象

12.3 时钟分析

12.4 时序分析

12.5 质量分析

12.6 资源利用率分析

12.7 逻辑级数分析

12.8 复杂度与拥塞分析

12.9 扇出分析

12.10 UFDM分析

12.11 跨时钟域路径分析

12.12 约束分析

12.13 本章小结

第13章 Vivado设计复用

13.1 增量编译

13.2 复用关键寄存器位置信息

13.3 复用Block的位置信息

13.4 复用关键路径的布局布线信息

13.5 本章小结

第14章 其他

14.1 模块化综合技术

14.2 反复执行物理优化

14.3 合理使用过约束

14.4 使用IOB寄存器

14.5 编辑网表

14.6 修改初始值

14.7 本章小结

累计评论(0条) 0个书友正在讨论这本书 发表评论

发表评论

发表评论,分享你的想法吧!

买过这本书的人还买过

读了这本书的人还在读

回顶部