为你推荐
内容简介
前言 为何要写这本书
第1章 时钟及产生电路
1.1 时钟和时钟树
1.2 时钟源
1.2.1 振荡器
1.2.2 频率稳定度与精度
1.2.3 石英晶体振荡器类型
1.2.4 PLL
1.3 时钟产生电路
1.3.1 时钟分频电路
1.3.2 时钟切换电路
1.3.3 时钟门控电路
小结
第2章 复位及其同步化
2.1 复位的分类
2.1.1 同步复位
2.1.2 异步复位
2.2 异步复位信号的同步化
2.3 复位网络
小结
第3章 跨时钟域设计
3.1 跨时钟域设计的基本概念
3.1.1 亚稳态
3.1.2 跨时钟域问题
3.2 同步器设计
3.3 单比特信号的跨时钟域设计
3.3.1 从快时钟域到慢时钟域的信号传输
3.3.2 从慢时钟域到快时钟域的信号传输
3.3.3 跨同步时钟域的信号传输
3.4 多比特信号的跨时钟域设计
3.4.1 多比特信号合并成单比特信号
3.4.2 使能技术
3.4.3 握手机制
3.4.4 多周期路径法
3.4.5 使用FIFO控制器
小结
第4章 低功耗技术
4.1 CMOS功耗
4.2 缩放技术
4.2.1 频率缩放技术
4.2.2 电压缩放技术
4.3 门控技术
4.3.1 时钟门控技术
4.3.2 电源门控技术
4.4 阈值电压控制技术
4.4.1 多阈值CMOS技术
4.4.2 变阈值CMOS技术
4.4.3 动态阈值CMOS技术
4.5 低功耗元件
4.6 电源意图
4.6.1 电源意图规范
4.6.2 UPF的基本概念
4.7 电源控制单元
小结
第5章 标准库
5.1 MOS结构
5.2 库
5.2.1 逻辑单元库
5.2.2 物理单元库
5.2.3 库文件
5.2.4 时序模型
5.2.5 功耗模型
5.2.6 噪声模型
5.3 标准单元设计
5.3.1 标准单元的布局
5.3.2 标准单元的连接
5.3.3 标准单元的供电网络
5.4 I/O单元
5.4.1 键合单元
5.4.2 I/O单元类型
5.4.3 I/O单元布局
小结
第6章 设计约束和逻辑综合
6.1 时序路径与延迟
6.1.1 时序路径
6.1.2 时序路径延迟
6.2 逻辑综合
6.2.1 逻辑综合流程
6.2.2 综合策略
6.2.3 综合优化
6.2.4 常用综合工具
6.3 设计约束
6.3.1 设计环境约束
6.3.2 设计规则约束
6.3.3 时序约束
6.3.4 面积约束
6.3.5 芯片级时序约束指南
6.4 时序优化方法
6.4.1 时序技术
6.4.2 利用综合工具实现时序优化
小结
第7章 验证
7.1 验证的基本概念
7.1.1 验证、确认和测试
7.1.2 仿真器实现算法
7.1.3 验证度量
7.1.4 硬件验证语言
7.1.5 验证方法学
7.2 验证策略
7.2.1 验证层次
7.2.2 验证手段
7.2.3 验证方法
7.3 功能验证
7.3.1 仿真验证
7.3.2 静态检查
7.3.3 硬件辅助加速验证
7.4 验证流程
7.5 验证计划和平台
7.5.1 验证计划
7.5.2 验证平台
7.6 性能验证
7.7 能效验证
7.7.1 低功耗仿真
7.7.2 低功耗形式验证
7.7.3 功耗预测与优化
小结
第8章 DFT
8.1 DFT的基本概念
8.1.1 测试方法和流程
8.1.2 DFT规则
8.2 测试的基本概念
8.2.1 故障模型
8.2.2 测试
8.3 扫描测试技术
8.3.1 固定型故障测试
8.3.2 全速测试
8.3.3 OCC控制器
8.3.4 ATPG
8.4 MBIST技术
8.4.1 存储器的故障模型
8.4.2 嵌入式存储器的可测试设计技术
8.5 边界扫描测试技术
8.5.1 JTAG总线
8.5.2 边界扫描
小结
买过这本书的人还买过
读了这本书的人还在读
同类图书排行榜